This thread has been locked.
If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.
工具与软件:
大家好、在 ESP8266中、我有 MISO MOSI CLK 和芯片选择。 我应如何将它们连接到 EVM 板中?
这是不一样的,所以我不知道到底在哪里连接它?
尊敬的 Yefim:
您的 CS (SYNC)连接良好。
JP6是闭合时将 LDAC 连接至 GND 的跳线。 在您的图片中、它看起来是闭合的、因此您不需要蓝线。
CLR 通过上拉电阻器连接到 VDD、因此只要 JP7断开、就会默认为高电平。
此致!
Katlynne Jones
您好,我想发送下面显示的命令4th 在下表 ,非常重要的时钟和数据关系.
可以吗?
00000011 00001111 11111111 11110000
完整传输:
部分
尊敬的 Yefim:
我认为数据格式没问题。 数据在上升沿更新、DAC 将在上升沿捕获数据。 我看到了 00000011 00001111 11111111 11110000命令。
我无法看到时间标度或同步信号。 因此、请确保满足以下时序要求:
您是否为 EVM 的 VDD 引脚提供外部电源?
此致!
Katlynne Jones
是、我由 ESP8266板供电。 已按如下所示连接所有其余部分、并从 J1A 引脚8 (outputA)测量得出1.65恒定值
尽管我发送了
Buf[3]= 0b11110000 # b7_B0
Buf[2]= 0b0000111 # b15_B8
Buf[1]= 0b00000000 # b23_B16
buf[0]= 0b00000011 # b31_B24
哪里会出现问题?
谢谢。
芯片选择:
3.3V 连接:
ESP8266电路板的 GND 连接:
CLR:J2A 引脚19 3.3V
LDAC 连接到 GND
尊敬的 Yefim:
您将基准引脚通过 JP2连接到5V 基准。 使用您的3.3V VDD 电源、我怀疑基准实际上会削波到3.3V。 POR 连接至 VDD (通过 JP3)、这意味着器件将复位至中标度。 1.65V 适合3.3V 基准电压。 我假设 SPI 通信无法正常工作。
您能否取下连接到 CLR 和 LDAC 的电线、以减少图片中的电线总数。 CLR 和 LDAC 已经通过这些电阻器/跳线连接到电路板自身的正确电压:
之后、您可以发送一张图片并标记每根导线吗?
J2A 接头连接可能有问题。 确保注意引脚1标记在接头上的位置。 这对我来说很难看到你的屏幕截图,并不是所有的电线都有标签。 SCLK 和 MOSI/MISO 应如此处所示进行连接:
此致!
Katlynne Jones