工具与软件:
我查看了 SLOA229 ("使用 AFE7225中的直流耦合时钟引脚")、我看到曾提到、如果输入信号振幅不够大、无法进行适当的时钟检测、芯片上的 VCM 缓冲器可能无法出现。 本应用手册似乎专注于单端时钟输入、但该 旧线程 似乎意味着差分输入也存在问题。
在我的设计中、我计划使用交流耦合 LVDS 信号(~ 400mVpp、单端)驱动时钟输入、 我想知道是否必须在初始化序列中包括写入寄存器0xD8位5以可靠地初始化 VCM 缓冲器、或者此行为是否自原始线程创建以来已修复?
This thread has been locked.
If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.
工具与软件:
我查看了 SLOA229 ("使用 AFE7225中的直流耦合时钟引脚")、我看到曾提到、如果输入信号振幅不够大、无法进行适当的时钟检测、芯片上的 VCM 缓冲器可能无法出现。 本应用手册似乎专注于单端时钟输入、但该 旧线程 似乎意味着差分输入也存在问题。
在我的设计中、我计划使用交流耦合 LVDS 信号(~ 400mVpp、单端)驱动时钟输入、 我想知道是否必须在初始化序列中包括写入寄存器0xD8位5以可靠地初始化 VCM 缓冲器、或者此行为是否自原始线程创建以来已修复?
您好、Brady:
我谈到设计此引脚时、输入时钟引脚(CLKINP 和 CLKINN)由器件通过内部 VCM 缓冲器在0.95V 时进行自偏置。
然而、VCM 缓冲器需要 CLK 引脚处具有有效信号来生成所需的共模电压。 如果上电后时钟信号的振幅不够大、VCM 缓冲器将不会启动。
为避免这种情况、可以通过将地址0xD8中的寄存器位<5>设置为‘1"来消除 VCM 缓冲器对输入时钟的依赖。
此致、
Rob