This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] AFE7225:差分时钟输入电平

Guru**** 1737970 points
Other Parts Discussed in Thread: AFE7225
请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/data-converters-group/data-converters/f/data-converters-forum/1402748/afe7225-differential-clock-input-level

器件型号:AFE7225

工具与软件:

我查看了 SLOA229 ("使用 AFE7225中的直流耦合时钟引脚")、我看到曾提到、如果输入信号振幅不够大、无法进行适当的时钟检测、芯片上的 VCM 缓冲器可能无法出现。 本应用手册似乎专注于单端时钟输入、但该 旧线程 似乎意味着差分输入也存在问题。

在我的设计中、我计划使用交流耦合 LVDS 信号(~ 400mVpp、单端)驱动时钟输入、 我想知道是否必须在初始化序列中包括写入寄存器0xD8位5以可靠地初始化 VCM 缓冲器、或者此行为是否自原始线程创建以来已修复?

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好、Brady:

    我必须对此进行一点研究、因为该器件是旧器件、 您的 LVDS 时钟应该没问题。

    但是、如果您可以使用差动 PECL 型时钟摆幅、对于任何转换器而言、这种时钟摆幅的性能始终都更好。

    请给我几天时间看看是否需要此寄存器。

    此致、

    Rob

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    是否有可输入到时钟缓冲器的共模范围规格?

    我可以改用直流耦合时钟(Vcm 范围为 0.8 - 1.0V)、而不 是交流耦合差分信号、这意味着 AFE 输入缓冲器的共模偏置由时钟输出而不是内部 VCM 缓冲器提供、并且内部/外部 Vcm 之间的任何差异都在内部5k Ω 电阻器中耗散。

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好、Brady:

    我将保持时钟引脚的交流耦合输入。 我重新阅读您的帖子、您是否计划驱动时钟单端、SE 或差分、DIFF。

    如果是 diff、则无需担心该设置。

    此致、

    Rob

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    我们正在驱动它与差分,我只是在印象下从标记的线程在原来的岗位,缺乏 VCM 偏压可能仍然是一个问题。  

    如果 VCM 缓冲器在启动时关闭(由于没有时钟检测)、什么是偏置差分缓冲器输入?

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好、Brady:

    让我仔细检查一下设计、然后直接与您联系。

    请给我几天时间。

    谢谢!

    Rob

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好、Brady:

    我谈到设计此引脚时、输入时钟引脚(CLKINP 和 CLKINN)由器件通过内部 VCM 缓冲器在0.95V 时进行自偏置。

    然而、VCM 缓冲器需要 CLK 引脚处具有有效信号来生成所需的共模电压。  如果上电后时钟信号的振幅不够大、VCM 缓冲器将不会启动。

    为避免这种情况、可以通过将地址0xD8中的寄存器位<5>设置为‘1"来消除 VCM 缓冲器对输入时钟的依赖。

    此致、

    Rob