This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] ADS52J90:JESD 协议、八芯片 ADC 同步问题

Guru**** 2390755 points
Other Parts Discussed in Thread: ADS52J90, LMK04832, LMK00308

请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/data-converters-group/data-converters/f/data-converters-forum/1433709/ads52j90-jesd-protocol-eight-chip-adc-synchronization-problem

器件型号:ADS52J90
主题中讨论的其他器件: LMK04832LMK00308

工具与软件:

我想使用八个 ADC 并使用 JESD 协议构成我的系统、但无法提供时钟方案、我想问是否可以使用图中所示的方法来满足 JESD 协议的要求、以及由于时钟缓冲器引入的额外延迟、这些时钟是否会由于时钟缓冲器而无法满足同源时钟的要求?

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好!  

    LMK04832已经有15对 CLK + SYSREF。 我们建议直接使用这些时钟来驱动每个 ADS52J90器件。  

    谢谢!  

    Karthik N.

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好!

    您可以考虑将 LMK00308用作时钟缓冲器。 您可以在下面的文章中找到时钟方案。

    https://www.ti.com/lit/an/snaa311a/snaa311a.pdf

    此致、

    安息日

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好、我已经阅读了您推荐的文档、其中确实提到了 JESD、为了确保安全、我希望就我是否可以在我的设计中使用 LMK00308获得一个明确的答案? 它是否可用于缓冲单个 SYSREF 信号脉冲并满足我的 JESD 设计要求?

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好、我已经阅读了您推荐的文档、其中确实提到了 JESD、为了确保安全、我希望就我是否可以在我的设计中使用 LMK00308获得一个明确的答案? 它是否可用于缓冲单个 SYSREF 信号脉冲并满足我的 JESD 设计要求?

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好!

    是的、您可以使用 LMK00308。

    但确保从时钟芯片开始到所有 ADC 芯片、SYSREF 和 CLK 布线的长度相同。  

    此外、确保 从 FPGA 到所有 ADC 芯片的 SYNC 布线长度相同。  

    谢谢!  

    Karthik N.