This thread has been locked.
If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.
工具与软件:
您好!
在 ADC12DL2500ACF 中、只为差分输出电压(默认摆幅(HSM)、低摆幅(LSM))和 LVDS 输出的输出共模电压提供典型值。 我们要将 ADC 与 XCVU23P FPGA 连接。
我们想知道 最小值和最大值 为了检查与 FPGA 的兼容性、请执行以下操作:
FYR 我已附加图像。 请检查并回复。
尊敬的 Narender:
差分摆幅的标称值与标准 LVDS 摆幅一致。 让我看看我是否能找到更多信息。
共模表示它与电源一起跟踪。 因此、如果电源为1.85V、则共模为1.25V。
此致、
Geoff
尊敬的 Geoff:
下面是 FPGA LVDS 规范的 PFA 图像、请查看并共享 最小值/最大值 缩短了 默认摆幅(HSM)、低摆幅(LSM)时间。
尊敬的 Geoff:
温柔的 提醒 期待 你的答复。
您好!
我正在等待设计团队的回复。 我会一直向您发布消息。
此致、
Geoff
您好!
最小差动摆幅为400mVpp、最大差动摆幅为900mVpp。
此致、
Geoff
感谢您的回复 Geoff。