工具/软件:
您好:
应用:航空航天
分辨率1280x720 100FPS 24位彩色。 需要低延迟
是否可以使用双路信号发生器/解串器方法来减少 通过电缆的数据带宽?
我们尝试通过的电缆每 STP 具有大约1.5G 的能力。 我们想尝试对1280x720分辨率@100FPS 24位颜色的显示器运行4个 STA。 我们未来还具有1920x1080 100FPS 24位的用例。
This thread has been locked.
If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.
工具/软件:
您好:
应用:航空航天
分辨率1280x720 100FPS 24位彩色。 需要低延迟
是否可以使用双路信号发生器/解串器方法来减少 通过电缆的数据带宽?
我们尝试通过的电缆每 STP 具有大约1.5G 的能力。 我们想尝试对1280x720分辨率@100FPS 24位颜色的显示器运行4个 STA。 我们未来还具有1920x1080 100FPS 24位的用例。
您好 Nathan、
您能解释一下从哪里获得148.5MHz PCLK 吗? 如果总像素为1650x750、这将对应于约123.75MHz 的 PCLK (1650 * 750 = 123.75MHz)。
在任何情况下、这都可以通过 FPD-Link IV 器件来实现。 由于这是在公共论坛上进行的、我想在内部推动这一讨论。 您能否联系当地的 TI 销售代表或现场应用工程师?
此致、
尼古拉