请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。
https://e2e.ti.com/support/interface-group/interface/f/interface-forum/1547205/ds125df111-cdr
部件号:DS125DF111工具/软件:
当使用器件时、配置12.5G的二分频去重定时6.25Gbps的数据时、将管脚ADDR0 μ LOCK作为CDR状态检测的管脚、按照手册说明、当CDR锁定时该管脚将输出高电平。但是在使用时、发现该管脚始终为低电平、只有当把器件连接到Sigcon GUI并且打开state monitor连续更新状态后、CDR才显示锁定并将该管脚输出为高电平。并且当输入信号断掉再重新给retimer 之后、CDR无法锁定、同样是必须打开monitor持续update后才能锁定。想请问这个问题如何解决?μ V

