工具/软件:
好天
我们的设计将 HD3SS3212-Q1 用作多路复用器、以将 FPGA 10G SERDES 接口连接到同一电路板上的 SFP 连接器或 Marvell 10GBASE-T1 PHY。 每个接口的接口类型配置为 10GBASE-R
我在数据包测试期间看到一些错误、看起来它们是由串扰引起的。 具体而言、在测试用例中、选择了 FPGA 和 Marvell PHY、同时相应的 SFP 连接器中有一个 RJ45 10GBASE-T SFP 模块、或者使用直接连接电缆将一些流量发送到同一个 SFP 连接器。
下面是一个方框图、用于尝试解释这一点:

1.尽管数据表中的串扰系数较低、HD3SS3212-Q1 的这种类型的串扰是否应该出现? 或者这是否意味着一个更深层次的问题?
2.在测试期间、我的设计中 HD3SS3212-Q1 的两侧都是交流耦合、并且没有端接电阻器来设置共模电压。 数据表指出应该避免这种情况、但在我的测试用例中、10GBASE-R 流量通过时没有错误。 这是合理的还是可能的?
3.数据表中的相关说明指出共模电压必须为 0V 至 2V (Vcm)、最大差分电压必须为 0Vpp 至 1.8Vpp (Vdiff)。 此外、绝对差分电压必须介于–0.5 和 2.5V 之间。 我只想确认、给定任何 VCM 和 Vdiff 后、差分电压摆幅必须始终保持在–0.5 和 2.5V 之间?
谢谢你
