This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] DP8.3867万IR:输入数据逻辑电平

Guru**** 2457760 points


请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/interface-group/interface/f/interface-forum/605386/dp83867ir-input-data-logic-level

部件号:DP8.3867万IR

您好,

我的一个客户正在使用Xilinx SoC与我们的phy连接。 来自SoC的1.8V逻辑电平的逻辑0的最大值为0.45V。 对于我们的器件,1.8V逻辑低电压的数据表中建议的最大电平为0.2 x VDDIO (即 0.2 x 1.8)= 0.36V

此0.45V电压是否会导致phy出现问题?

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。
    您好,Mahesh,

    否,这不是问题,原因有两个。

    1.我们的VIL阈值高于发布的0.36 V。 我们发布此级别以保持与JEDEC标准一致。 我们的VIL可以毫不担心地处理0.45 V。

    2.由于输出电流额定值,Xilinx规范非常宽。 Xilinx论坛中关于批量的问题非常多。 Xilinx的回答似乎是"使用IBIS模型确定实际VOL "。 请参阅此主题,第二条评论: forums.xilinx.com/.../42.788万

    此致,
  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。
    谢谢Rob。

    您能告诉我什么是虚拟客户的最大限制吗?
  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。
    您好,Mahesh,

    它在0.45 V之上。其余的是我们只能在个案基础上发布的char数据。

    此致,