主题中讨论的其他部件: DS92LV2411
您好,
我在 一个PCB上有一个DS92LV2411和一个DS92LV2412,它们在BIST模式下正常工作,并且在2411的输入端有静态信号。
当应用大约10kHz的信号时,2412将失去PLL锁定状态。
2411的时钟频率为5MHz,所有带式引脚均为0,VDD和PDB的启动延迟为200ms,以便正确检测配置。
所有电源电压均被阻断,测得的纹波大约为5mV。
谢谢
Mario
This thread has been locked.
If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.
您好,
我在 一个PCB上有一个DS92LV2411和一个DS92LV2412,它们在BIST模式下正常工作,并且在2411的输入端有静态信号。
当应用大约10kHz的信号时,2412将失去PLL锁定状态。
2411的时钟频率为5MHz,所有带式引脚均为0,VDD和PDB的启动延迟为200ms,以便正确检测配置。
所有电源电压均被阻断,测得的纹波大约为5mV。
谢谢
Mario
塞洛,
设备之间的链路是光纤(两者之间的差分-单端收发器)。
现在与串行100nF双绞线连接,长度~20 cm ,行为无变化。
始终连接5 MHz晶体,启用BIST时也是如此。
当应用100Hz至200kHz的频率时,DS92LV2412会锁定一段时间,并在几毫秒后失去链路。
传球和锁闪烁。
VDD在0V至1.8V之间大约1毫秒内斜坡3.3 VDDIO需要2.8毫秒,但PDB和VDD之间的差值为200毫秒。
因此根据注释1),应该可以。
这是在Din2上100kHz输入信号的2412输入处测量的信号。
我对连接到波形发生器的2411的OSC针脚进行了一些测试,以调整不同的时钟。
在将时钟提高到6MHz以上后,链路开始工作:-)
n´t我不知道为什么,在5MHz时钟和100kHz数据输入时是否存在混叠或采样不足的现象?
此致
Mario