客户正在尝试验证设计,并对预期电压水平有疑问:
我正在尝试结束HD3SS3220的验证,并有一些问题。 首先,从功能角度来看,设备似乎正在工作。 但是,IO行的验证显示出与预期的差异,我想让您运行这些内容。
Addr–我们将其保留在浮动配置中,但测量引脚上0.02V和0.09V之间的任何位置。 根据数据表,我们期望在0.28 x VDDV和0.56 x VDD5之间。 此外,数据表还表示ADDR上有588k PU和1.1M PD,这表明浮压为3.2V。 这也超出了所述的中级范围,因此不清楚我们应该期待什么。 我们验证VDD5为4.96V。 您能否确认在浮动操作时,我们应在此引脚上看到什么?
VBUS_DET–900k PU和95k PD表示此电压应在0.47V左右,这是我们测量的值。 数据表显示VBUS阈值范围为2.95 至3.8V,但这是否为错误? 如果不是,VBUS阈值范围参数表示什么?
DIR的最高评级是多少? 数据表将其列出两次,分别为VDD5+0.3V和VCC33+0.3V。 结果是我们有一个PU到VDD5,但实际上需要将其拉至VCC33,因此我们将修复,是否有推荐的电阻值用于拉至VCC33?