This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] LMH0041:LVDS输出验证

Guru**** 2465280 points
Other Parts Discussed in Thread: LMH0344, LMH0041

请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/interface-group/interface/f/interface-forum/633401/lmh0041-lvds-output-verification

部件号:LMH0041
主题中讨论的其他部件:LMH0344

大家好。

我设计了下面2个版本的HD-SDI DES (接收器)板。

但这并不是都能很好地发挥作用。  

FPGA (Zed板)未能很好地识别LVDS信号。  

我想知道什么是错误的。

请参阅以下详细信息。

2.0 印刷电路板顶部

LVDS输出跟踪阻抗在PCB上为100欧姆(差分)。

FPGA未识别LVDS信号。 (Zed板)  

LVDS数据输出太奇怪,如下所示。  

测量环境

* C20使用27nF而不是30nF。

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好,Asher,  

    1)。 Loopthru_EN引脚2:

    您似乎没有使用TXOUT引脚(PINE # 21和22)。 请确保在运行测试时禁用了Loopthl_en。

    2)。 请将您的示波器探头锁定/,以确保在连接信号时始终处于低电平状态。

    3)。 您使用什么模式进行此评估? 我注意到了在波形末尾的1010.图案。 使用色条图案时是否会遇到类似问题?

    4)。 我假设如果您不将示波器探头FPGA置于解码传入视频时仍然存在问题/对吗?

    5)。 您的视频速率是多少? 在SD或270Mbps速率下是否出现类似问题? 请注意,对于270Mbps的操作,我们需要将DVB-ASI针设置为高电平。

    6)。 如果您使用清洁的3.3V实验室电源,是否会遇到类似的问题? 我尝试确保没有电源噪音,因为我看不到太多电源耦合帽。

    7)。  请将LMH0344示意图也附在本例中。

    我将LMH0041内部原理图与您的原理图进行了比较,没有发现差异。 我已将此示意图附加到此案例中,您可以通过well.e2e.ti.com/.../SDV-DeSerializer-EVK-Schematics-Oct-23-07.pdf查看

    此致,,,, 纳赛尔

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    感谢您的回复。

    e2e.ti.com/.../HD_2D00_SDI_5F00_V2.0_2D00_SCH.PDF

    我附上了我的示意图

    1)。 Loopthru_EN引脚2:

    您似乎没有使用TXOUT引脚(PINE # 21和22)。 请确保在运行测试时禁用了Loopthl_en。

     - Loopthru_en接地。 (已禁用)

    2)。 请将您的示波器探头锁定/,以确保在连接信号时始终处于低电平状态。

     -连接信号时始终为低电平。 我发现了一个奇怪的问题。 信号断开时,高电平锁/针脚为2.5V。  

    3)。 您使用什么模式进行此评估? 我注意到了在波形末尾的1010.图案。 使用色条图案时是否会遇到类似问题?

     我不能使用模式。 我只使用CMOS图像传感器板的HD-SDI输出 (1.485GHz/1920x1080/30帧1080帧)。  

    4)。 我假设如果您不将示波器探头FPGA置于解码传入视频时仍然存在问题/对吗?

     -正确。 如果没有示波器探测器,则仍有问题。  

    5)。 您的视频速率是多少? 在SD或270Mbps速率下是否出现类似问题? 请注意,对于270Mbps的操作,我们需要将DVB-ASI针设置为高电平。

     -我只使用 CMOS图像传感器板的HD-SDI输出 (1.485GHZ,1920x1080/30帧1080帧)。  

    6)。 如果您使用清洁的3.3V实验室电源,是否会遇到类似的问题? 我尝试确保没有电源噪音,因为我看不到太多电源耦合帽。

     -我使用了5伏的电源。 LDO产生 3.3V和2.5V电压。 我认为几乎是清洁的动力。

    7)。  请将LMH0344示意图也附在本例中。

    我附上了我的完整示意图。

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好,Asher,

    感谢您的回复。

    根据您的回答,以下是一些评论:

    1)。 我检查了LMH0344原理图,没有发现问题。

    2)。 如果我们可以使用常规模式(如色条),这是一个好主意,但我理解您的图像传感器可能不支持这种模式。 请将图像传感器的输出传输至常规高清视频分析仪,以确保视频正常传输(您可能已经执行了此操作)。

    3)。 在您的回答中,您注意到锁定/处于活动状态时为2.5V,而不是3.3V电平。 请查看数据表的第12页,以确保我们符合电源直流耦合,更重要的是符合电源顺序。 请检查以确保3.3V或2.5V连接至正确的针脚。 我们需要了解为什么在未激活时,锁/引脚上的电压为2.5V而不是3.3V。 这可以告诉我们您为什么看到此问题。

    此致,,,, 纳赛尔

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    感谢您的详细信息。

    1)。 我检查 了LMH0344 原理图,没有发现问题。

     我认为也是这样。

    2)。 如果我们可以使用常规模式(如色条),这是一个好主意,但我理解您的图像传感器可能不支持这种模式。 请将图像传感器的输出传输至常规高清视频分析仪,以确保视频正常传输(您可能已经执行了此操作)。

     我 做了类似的测试。 我使用“HD-SDI至HDMI转换器”通过 HDMI显示器进行图像传感器信号验证。 我检查了图像传感器工作正常。   

    3)。 在您的回答中,您注意到锁定/处于活动状态 时为2.5V,而不是3.3V电平。 请查看数据表的第12页,以确保我们符合电源直流耦合,更重要的是符合电源顺序。 请检查以确保3.3V或2.5V连接至正确的针脚。 我们需要了解为什么在未激活时,锁/引脚上的电压为2.5V而不是3.3V。 这可以告诉我们您为什么看到此问题。

     我在 原理图中找到了错误的部分。 部件(2.5V LDO和3.3V LDO)已交换。  

    所以我解决了这个问题。 我测量高锁定/。 是3.3V水平。 我认为这是正常的。  但LVDS数据输出仍然很奇怪。

    连续测试期间,LMH0041上的VDD2V5引脚应用于电压(3.3V)。  

     是否存在因芯片损坏而导致LVDS数据输出异常的可能性?

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。
    您好,Asher,

    是的,设备可能已损坏。

    请先注意3.3V电源,然后检查另一个部件。 或者我会问您是否在多个板上看到过这个问题。

    此致,Nasser
  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好,Nasser:

    我看到过LMH0041奇怪的LVDS数据输出。  

    有两个问题。

    首先,换用电源。 (3.3V和2.5V)

    第二,计量方法是错误的。

    这次我使用了差分探针。 (我为此租用 差分探头)

    所以,我看到了清晰的波形。  

    (实际上LMH0041未损坏。 它只是测量LVDS的错误方法。)

    但我仍然有一个问题。 Zed板的FPGA 仍然无法很好地识别LVDS信号。

    LVDS信号必须传输到Zed板(由Digilent制造),不 会失真。  

    这是一个问题。  

    终端电阻器垫不在Zed板上。

    因此,我在我的电路板上应用了端接电阻器"HD-SDI Receiver 2.0

    与FPGA (接收器)相比,终端电阻器更接近LMH0041 (发射器)。

    据估计,这会导致信号失真。您怎么看?

    我正在尝试了解如何在Zed板上应用终端电阻器。

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好,Asher,

    协议终止应在传输线路的末端。 如果终端在发射器上,则通向接收器的迹线就像存根一样,您可以有反射。 但是,我不能说这是您所看到问题的根本原因。 您是否在较低的数据速率下看到相同的问题? 我想这一终止问题可能在数据速率较低的情况下影响较小。

    此致,Nasser

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好,Nasser:

    这解决了我的问题。  

    我在Zed板(Avnet)上应用了终端电阻器。

    之后,确认信号已正确传输,没有失真。
    (焊接电阻器很难在LVDS对的通过和模式下端接。 但我做到了。)

    感谢你的帮助。   

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好,Asher,

    我很高兴您的工作正常,感谢您让我们知道。

    此致,Nasser