请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。
部件号:DS90UB964-Q1 主题中讨论的其他部件: DS90UB960-Q1
大家好,
我们将在当前项目中使用DS90UB960-Q1或DS90UB964-Q1反序列化器,我正在尝试将该零件纳入原理图设计中。 DS90UB964-Q1部件的完整数据表(链接)包含非常好的参考设计(第99页)。 我想问一些与原理图设计有关的问题:
-是否有必要在输入部件(将连接STP或同轴电缆的位置)上包括某种ESD保护?
-我能否将FPGA I/O针脚直接连接到PDB针脚(包括RC网络)?
- GPIO引脚的逻辑级别是什么? VDDIO?
-我们将使用FPGA设备接受来自解串器的CSI-2数据。 FPGA端的I2C逻辑电平为1.2V。 在反序列化器侧,电压为1.8V。 您是否可以推荐一些I2C电平转换器从1.2V转换为1.8 ? 当然,我希望从1Mbps I2C速度中获益。 I2C电平转换器采用汽车级是很好的。
-输出(CSI-2)侧不需要交流耦合电容器。 我们只需要尽可能缩短这些轨迹(小于2 3 cm)。 正确吗?
-您是否可以推荐一些铁氧体磁珠用于噪声抑制(或至少为我提供某种铁氧体特性)?
非常感谢您的时间和努力。
此致,
Bojan。