请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。
部件号:DS90UB913A-CXEVM 您好,
我正在设计 DS90UB913A/914A 芯片,我对它们各自评估板中的信号完整性有一些疑问:
- 两个主板中的并行数据(DIN[0-11]和输出[0-11])具有10K的下拉功能,但在913的数据表中显示:"输入,LVCMOS w/下拉功能",对于LV914 CMOS是"输出,914 CMOS "。 为什么这些下拉是必要的?
- 此信号是否需要端接电阻器以确保信号完整性,或者它们是"高阻抗"引脚?
- 对于路由,是否建议控制这些100MHz-max信号的阻抗?
关于旁路电容器和电源...数据表的"典型连接图"与评估版板之间存在差异,您建议遵循什么?
我没有使用同轴电源。
谢谢,此致,
David