This thread has been locked.
If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.
您好,
背景:我要将DP8.3867万IS连接到Altera FPGA中的10/100/1000 MAC IP。 接口是RGMII,需要自动协商。
我对GTX CLK输入有点困惑:
在引脚功能表中,在所有速度操作模式下,GTX CLK似乎应该是125MHz:
GTX CLK 29 I,PD RGMII发射时钟:此连续时钟信号来自MAC层至PHY。 额定频率为125 MHz。
但在RGMII接口的章节9.4 .1.2 中,它看起来取决于速度。
9.4 .1.2 Reduced GMII (RGMII)
缩减型千兆位媒体独立接口(RGMII)旨在减少所需的引脚数量
互连MAC和PHY (RGMII为12针,GMII为24针)。 为了实现这一目标,需要使用数据
路径和所有相关的控制信号都将减少并多路复用。 的上升边缘和后边缘
使用时钟。 对于千兆位操作,GTX CLK和RX CLK时钟为125 MHz,10和100 Mbps
操作时钟频率分别为2.5 MHz和25 MHz。
如果有人能向PHY说明应该使用的正确时钟是什么,我将非常感谢。
谢谢!
莫希