This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] DP83867IR:需要 PHY 延迟和 RGMII 模式下的抖动

Guru**** 651100 points
请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/interface-group/interface/f/interface-forum/1105605/dp83867ir-phy-latency-and-jitter-in-rgmii-mode-required

器件型号:DP83867IR
主题中讨论的其他器件:DP83869

在产品说明书中、7.9"RGMII 时序"下的值为2019年12月

-"RGMII 至 MDI 延迟"

-"MDI 至 RGMII 延迟"

显示的标称值为88ns 和288ns。

您能否为在1000Base-T 中运行提供最小和最大延迟(或抖动值)?

您能否为在10 Base T 和100Base-TX 中运行进一步提供此类值?

背景:在工业自动化中、链路速度目前为100Base-TX、未来将增加到1G。 但是、对于产品设计人员而言、延迟的变化和对这些值的了解是非常重要的。 例如、对于 PROFINET RT 3类、名为 PROFINET IRT 的值必须知道 PHY 延迟、并且可能仅抖动约4ns、而不是更多。

非常感谢您的参与、

Alex

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    Alex、您好!

    由于线路调制(PAM5)的复杂性质、很难测量1000Base-T 的最小/最大延迟 下面的文档捕获了100M 模式的延迟和测量过程。

    DP83867符合 Profinet 标准。  

    https://www.ti.com/lit/an/snla240a/snla240a.pdf 

    此致、

    GET

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    尊敬的 Alex:

    如果没有其他问题、我将继续并关闭此帖子。  

    如果您需要更多帮助、请联系我们。  

    最棒的

    Alon  

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    大家好、

    很抱歉、您的回答不包括我的问题。

    其他制造商的 PHY 在其数据表(例如 Analog Devices ADIN1300 ADIN1300 (修订版 0)(analogue.com )第4页)。

    此外:您的句子"DP83867符合 PROFINET 合规性要求。"对于 MII 可能是正确的、但我想在 RGMII 模式下使用 DP83867与 PROFINET。

    我希望您能从 PHY 开发人员那里获得所需的信息。

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    尊敬的 Alex:

    请参阅以下文档、我们没有确切的数字、但我们认为以下文档应能满足您的需求。  

    变化可能为+/- 8-10 ns。

    https://www.ti.com/lit/an/snla240a/snla240a.pdf?ts=1655318395626&ref_url=https%253A%252F%252Fwww.google.com%252F

    我希望这会有所帮助,让我们知道我们是否可以在这里帮助更多/做更多的事情。  

    最棒的

    Alon

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好、Alon、

    非常感谢您的回答。 您没有说明运行模式与+/- 8/10ns 的变化相关。

    为了让我更清楚、请填写以下表格:

    DP83867

    速度 MAC 接口 TX 延迟 TX 延迟差异 RX 延迟 RX 延迟差异 配置
    1000BASE-T RGMII 88 ??? 288 ???
    100BASE-TX RGMII 200 ??? 272. ???
    100BASE-TX RGMII 200 ??? 152. ??? 启用 RGMII_AF_BYPASS_EN、FAST_RX_DV 和 LOW_RETAIN_10_100_EN

     

    DP83869

    速度 MAC 接口 TX 延迟 TX 延迟差异 RX 延迟 RX 延迟差异 配置
    1000BASE-T RGMII 96 ??? 288 ???
    1000BASE-X RGMII 151. ??? 155. ???
    100BASE-TX RGMII 248. ??? 374. ???
    100BASE-TX RGMII 169. ??? 192. ??? 启用 RGMII_AF_BYPASS_EN、FAST_RX_DV 和 LOW_RETAIN_10_100_EN

    此外:

    snla240.pdf 文档中、您在第8页提供了配置参数"LLOW_RETAIN_10_100_EN 配置"、该参数应将传输延迟降低一个时钟周期。 但在 DP83867的表7.1中、由于 TX 延迟始终为200ns、因此似乎没有影响。 您能否确认此参数仅 对 DP83869有影响?

    祝你一切顺利、

    Alex

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    尊敬的 Alex:

    很抱歉,我们没有这些数字。  

    最棒的

    Alon