主题中讨论的其他器件:DS30BA101、
TI.com 上为该器件提供的 IBIS 模型的 Vdiff 参数为2.5V。 对于能够通过具有50dB 衰减的电缆路径接收信号的器件和具有800mV 典型差分输出的源发送器(DS30BA101)进入100 Ω 双绞线的器件、这似乎是不准确的 vdiff 设置。 使用 TI 的 IBIS 模型对 DS30BA101到 DS30EA101链路进行 Hyperlynx 建模时、即使与 DS30BA101的建模源信号相比、DS30EA101具有相当干净且衰减不大的输入信号、也无法提供 DS30EA101的功能输出。 例如、如果 DS30EA101的 Vdiff 更改为2.5mV (DS30BA101的800mV 典型 Vdiff OUT 衰减约50dB)、我发现运行更合理。 DS30EA101的真正 VDIFF 电压是多少? 是否有任何其他文档或验证报告可用于确认此 IBIS 模型其余部分的性能?
此致、
C W