我在 VCC_IN 可以断电、VCC 引脚可以通电的电路中使用 TIOS101 (无内部 LDO)、反之亦然。
我注意到、当 VCC_IN 未通电且 VCC 引脚通电(24V)时、VCC_IN 引脚会持续打开/关闭。 它将电流反馈到我的未供电5V 电路中、将电压提升至大约3V (即使在 VCC_IN 与 GND 之间连接500欧姆电阻器的情况下)。 TIOS101似乎退出 UVLO 状态、然后 VCC_IN 上的电压开始下降至1.5V、然后重复此过程。
TDS 表示:"VCC_IN 和 VCC 域可按任何顺序加电。 为 VCC 供电且 VCC_IN 为的情况下运行
不是、OUT 引脚保持高阻抗。"
在这种情况下、由于使能引脚为低电平、输出似乎处于高阻态、但为什么 VCC_IN 引脚会将电流反馈到我的电路中?
BART