您好!
TX 板与 Rx 板通信、两者均使用 DP83620。 复位来自 Tx 板上 FPGA PLL 的时钟输入(X1)、Rx 板上的接收数据通常会有错误。 这个问题不是每次都出现的、但非常频繁。 当它发生时、尽管它可以稍后恢复、但至少需要3分钟。 如果我对 Rx 板上的 DP83620进行硬复位、或者(再次拔下并插入 RJ45)、一切都将立即正常。 为什么以及如何解决此问题? 是否与 X1复位或其他问题有关?
两个 PHY 芯片均处于 RMII 模式和半双工/全双工模式。 它们 仅在加电时通过设置配置而无需寄存器配置。
谢谢!