您好!
我们实施了 LMH1983、因此我们可以将热锁限制为720p50。
加电后、向其发送几条命令以设置寄存器:
| 0x05 | 0x0C | 5号器件控制 | RESET[7] Pwrdwn[6] AutoFormat[5] PLL1_MODE[4、3] Lor MODE[2] Force_148[1] OE[0] |
| 0x07 | 0x06 | 7号 PLL2格式 | 第23页720p50 =代码6 |
| 0x09 | 0x02 | 9号输出模式 | P.34表4交叉点选择= 0010;CLKout3和 CLKout2 = PLL2;PLL3被禁用 |
| 0x0A | 0xCD | 10号输出缓冲器控制 | 第27页启用 CLKout2、CLKout1、Fout2 |
| 0x1b | 0x06 | 27基准丢失阈值 | 6 = 7同步缺失第8.3.8节 P17 |
| 0x1C | 0x06 | 28失锁阈值 | 6第8.3.6p16节 |
| 0x1D | 0xDD | 29掩码控制 | 已启用 PLL2和 TOF2 |
| 0x20 | 0x06 | 32输入格式 | 第23页720p50 =代码6 |
| 0x2E | 0x10 | 46号 PLL2高级控制 | 除以2;输出被启用 |
| 0x31 | 0x08 | 49号 PLL3高级控制 | PLL3_Disable[3] |
| 0x34 | 0x28 | 52 PLL4高级控制 | PLL4_Disable [3] |
| 0x05 | 0x0D | 5号器件控制 | RESET[7] Pwrdwn[6] AutoFormat[5] PLL1_MODE[4、3] Lor MODE[2] Force_148[1] OE[0] |
我们目前只需要使用720p50电源运行、因此我们选择禁用自动检测。
我们只需要 PLL2输出74.25MHz 来驱动 HD-SDI Tx、因此 PLL2上的2分频设置。
Genlock 已断开连接:
PLL2 = 74.25MHz
0x00读取0x0A
0x01读取0xD0 (错误格式)
0x02读取0x20 (PLL2被锁定)
Genlock 已连接:
0x00读取0x04
0x01读取0xC0 (正确格式)
0x02读取0x30 (PLL2 + PLL1被锁定)
PLL2= 74.2496MHz
如果我设置0x05 = 0x09、那么当我拔下电缆时、它确实会保持74.2496MHz、当我设置0x05 = 0x0D 时、它会改回74.25MHz
我是否需要手动调整其他内容、可能是0x27或0x28、如果需要、生产中的每个 PCB 是否都需要这样做?
默认设计是让 CS=1uF、CP=47uF、Rp=17k4、但这适用于 NTSC (1716 CLKS/HSYNC)。
我想计算720p50 (720 CLKS/HSYNC)的新值、但数据表公式第8.3.2节与 BW 冲突、第一个公式包括2 x PI () 、但第二个公式(5+6)忽略了它、这是正确的?
BTW、当我启用自动检测时、它会识别设置为0x20=0x06的720p50输入。
使用 BlackMagicDesin 同步发生器。
此致、
Paul
| 0x05 | 0x0C | 5号器件控制 | RESET[7] Pwrdwn[6] AutoFormat[5] PLL1_MODE[4、3] Lor MODE[2] Force_148[1] OE[0] | |
| 0x07 | 0x06 | 7号 PLL2格式 | 第23页720p50 =代码6 | |
| 0x09 | 0x02 | 9号输出模式 | P.34表4交叉点选择= 0010;CLKout3和 CLKout2 = PLL2;PLL3被禁用 | |
| 0x0A | 0xCD | 10号输出缓冲器控制 | 第27页启用 CLKout2、CLKout1、Fout2 | |
| 0x1b | 0x06 | 27基准丢失阈值 | 6 = 7同步缺失第8.3.8节 P17 | |
| 0x1C | 0x06 | 28失锁阈值 | 6第8.3.6p16节 | |
| 0x1D | 0xDD | 29掩码控制 | 已启用 PLL2和 TOF2 | |
| 0x20 | 0x06 | 32输入格式 | 第23页720p50 =代码6 | |
| 0x2E | 0x10 | 46号 PLL2高级控制 | 除以2;输出被启用 | |
| 0x31 | 0x08 | 49号 PLL3高级控制 | PLL3_Disable[3] | |
| 0x34 | 0x28 | 52 PLL4高级控制 | PLL4_Disable [3] | |
| 0x05 | 0x0D | 5号器件控制 | RESET[7] Pwrdwn[6] AutoFormat[5] PLL1_MODE[4、3] Lor MODE[2] Force_148[1] OE[0] | |