This thread has been locked.
If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.
测试条件:
D+、D-引脚;
ESD 8KV、触点、
VMAX CLAMP = 11.1V
电压 是否正常?
CPU D+/D- 引脚的绝对最大额定值 为6V、这将损坏 CPU。
您能帮助解决这个问题吗?
顺便说一下 、规范中描述的以下测试条件中的 Vcalmp 是什么?
ESD 性能 D+/D–/ID/VBUS 引脚:
–±15kV 接触放电(IEC 61000-4-2)
–±15kV 气隙放电(IEC 61000-4-2)
您好,
感谢您的提问、我们将很快答复您!
您好!
当15KV 和8KV 触碰 D+/-时,TPD4S014会将电压放电至非常低的阈值,您可以看到数据表显示大约15V,但这个周期非常短,只有大约50ns。 这种短暂的时间不会损坏系统。
15KV 测试结果中没有更详细的钳位电压。 抱歉!
为什么 该周期对于 ms 而言非常长? 您可以在随附的第一个问题中看到该波形。
您好、Jerry、
是否可以向我们发送 SCH、测试点和测试设置? 我们需要有关此案例的更多详细信息,谢谢?
您好、Jerry、
您的测试中是否有任何更新 ,或者我们是否可以关闭此案例?