This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] 背对背千兆以太网 PHY???

Guru**** 2484615 points
Other Parts Discussed in Thread: DP83865

请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/interface-group/interface/f/interface-forum/675991/back-to-back-gigabit-ethernet-phys

主题中讨论的其他器件:DP83865

我找到了一个旧线程、详细说明了如何使用 RMII 接口将 PHY 连接回背对背以形成中继器。

我的问题是、我是否可以使用千兆 PHY 来执行同样的操作?  是否有展示如何连接的参考设计?  以下是我找到的供参考的主题的链接:

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    尊敬的 John:

    RGMII 接口无需任何修改即可实现背对背连接。  如果您禁用自动协商功能、SGMII 也可以实现此功能。

    我要附上一个原理图、其中包含使用 RGMII 和 DP83867的背靠背连接参考。  RGMII 背靠背时需要记住的是正确设置所需的 clk 到数据延迟。  时钟数据的标称延迟应为2ns。  默认情况下、DP83867会这样做、但背靠背时、两个 PHY 插入的延迟会相互抵消。

    在参考原理图中、我使用了自举选项来禁用每个 PHY 上的 TX 延迟插入。  *注*自举选项还会禁用 DP83867通告10BASE-Te 模式。  如果您仍然需要支持10BASE-Te、则应使用电阻分压器将 LED_1置于模式2中。

    e2e.ti.com/.../DP83867_5F00_RGMII_5F00_Back_2D00_to_2D00_Back.pdf

    此致、

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。
    谢谢! 这可能是一个愚蠢的问题、但我认为我仍然需要为两个 PHY 提供25MHz 时钟、对吧?
  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。
    尊敬的 John:

    是的。 我的原理图不应视为完整。 它仅显示 RGMII 连接。 您仍然需要包含 EVM 中所示的所有支持无源器件、参考时钟和电源。

    www.ti.com/.../dp83867ergz-r-evm

    此致、
  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    我无法使用 DP83865执行此操作的任何原因是什么?  我只是问、因为我在 Altium 库中已经有该器件。

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。
    尊敬的 John:

    我强烈建议您使用 DP83867。 DP83865是一款明显较旧、尺寸更大且耗电量更大的设计。 在系统中实施也要困难得多。

    此致、