This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] DS92LV18:正确的时钟管理方式

Guru**** 2487425 points
Other Parts Discussed in Thread: DS92LV18

请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/interface-group/interface/f/interface-forum/685730/ds92lv18-correct-way-of-clock-management

器件型号:DS92LV18

您好!

我正在使用 DS92LV18进行具有全双工 LVDS 串行器/解串器的设计。 (让我们将1侧和2侧称为两个 LVDS 侧、以指向 BIDIR 全双工操作)

1侧有一个 FPGA、用于管理时钟 TCLK 和 REFCLK。

2侧只有一个振荡器、此振荡器生成 REFCLK (TCLK 的最大值为5%)。 对于第2面的 TCLK,我想知道使用自动生成时钟是否更好:RCLK 还是使用生成 REFCLK 的振荡器。

根据您的说法,最佳做法是什么?

此致

Adrien

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    Adrien、

    我更喜欢使用振荡器时钟在2侧提供同步时钟域。  解串器的输出时钟可能会累积较晚的抖动、这将使1侧的恢复稍微困难一些。  多串行->解串->串行中继以菊花链方式连接在一起时、这种情况会变得更糟。

    此致、

    Lee

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。
    感谢您的建议!