This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] DS32ELX0124:菊花链器件数量的限制?

Guru**** 2486305 points
Other Parts Discussed in Thread: DS32ELX0124, DS32ELX0421

请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/interface-group/interface/f/interface-forum/680531/ds32elx0124-limitation-in-the-number-of-daisy-chained-devices

器件型号:DS32ELX0124
主题中讨论的其他器件: DS32ELX0421

我们选择了 DS32ELX0124用于大型标牌项目、在该项目中、我们将通过此 IC 以菊花链形式连接多个 LED 面板(中间有 CAT6电缆)。 然后、我最近在 TI 论坛的一些主题中阅读了有关可串联器件数量限制的内容。

 https://e2e.ti.com/support/interface/industrial_interface/f/142/t/638090示例
"最终将限制解串器的最大数量、因为每个 CDR 电路的 PLL 会产生抖动峰值、然后在每个冗余信号通过越来越多 的 DS32ELX0124 解串器时、该峰值将累积到每个冗余信号中。"

这肯定是错误的吗?  这个芯片的总体想法是、它的重定时信号(几乎)总是比传入信号质量更好、并且延迟(唯一的)会受到影响。  
数据表显示输入具有0.5 UI 的最小输入抖动容差,那么时钟恢复输出必须要比这更好,更干净,对吧?

在文档 http://www.ti.com/lit/ug/snla200/snla200.pdf 的底部第17页:"如果实现多个菊花链跃点是给定系统的关键部分,则应考虑 DS32ELX0421/DS32ELX0124 FPGA-Link Ser/DES。 DS32ELX0124 FPGA-Link 解串器具有一个集成的重定时环路驱动器、具有输入均衡和输出去加重功能。 环路电缆驱动器电路中的重定时器可降低每个菊花链跳线之间的抖动、从而允许大量菊花链跳线"。
这与 TI 论坛的答案相矛盾。

"大数字"表示器件远不止16个、对吧?
如果每个跃点中的 CDR 已经能够恢复高达0.5 UI 的抖动、则每个跃点中累积的抖动类型是什么?

到目前为止,我们尚未测试超过4个跃点,但  在上述背景下,我认为 我们应尽快执行 大于25个跃点的测试并研究行为。

澄清这个问题会非常有帮助、因为我们的设计依赖于"大量器件菊花链跃点"。

提前感谢。
/T

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。
    Tobias、您好!

    我们将对此进行研究并返回给您。

    此致、
    相位
  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。
    您好!
    在另一个 E2E 帖子中所做的声明有效。 CDR 电路仅具有有限的跟踪传入抖动和恢复时钟/数据的能力。
    由于电路实现、CDR 无法跟踪抖动。 这部分抖动将被传递并传递到每个下行跃点。
    每个重定时环路还具有最大35ps 的附加抖动、这将影响总体预算。

    除了另一帖子中提到的16跳之外、我们没有任何用于实现的数据。



    此致、
    蔡夏利
  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。
    但斯克请您回答。

    我现在有点困惑。 在您的文档"Channel Link II 设计指南"(我在第一篇帖子中提到的 pdf)
    它明确表示 DS32ELX0124是"允许大量菊花链跃点"的解决方案;
    1.我对"大数字"定义的理解很谦逊;我期望它超过16跳...
    这一限制是否是在实际测试中首次发现的、并且在芯片设计过程中可能未发现的限制?
    我只是想了解设计指南声明与可能的实际限制之间的差异。

    2.好的。 在本例中、每个 ELX0124之间的链路长度非常短、大约30cm 到50cm (CAT6 TP 电缆)。
    我想在这种情况下我会有更多的预算、允许更高的跳数?
    降低数据速率也会提高预算=更多跃点,对吧?

    3.试图找到补救办法。 最好的解决方案是在每个16:th 跃点插入中继器吗?
    解串器+ FPGA +串行器。 FPGA 在晶体振荡器上运行、并在两者之间实现小的 FIFO
    RX 和 TX。 此解决方案可能是可行的、因此应启用"无限"跳。

    项目规模为每年10、000多个单位、因此我确实需要找到一个具有成本效益的解决方案。
    您的 FAE 之一很乐意与我联系、讨论项目详细信息。

    此致
    托比亚斯 P
  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。
    您好 Tobias、

    1.很抱歉,我不能评论“大数”的解释,因为我目前没有数据显示这个数字是多少。 如果我发现有问题、我会尝试多挖掘一点、并向您提供更新。

    2.是的、短电缆和较低数据速率都将有所帮助。

    3.这将是一个获得"无限"跃点的选项。 请联系您所在地区的当地 TI 销售办事处、他们将能够帮助您找到最佳解决方案。


    此致、
    蔡夏利
  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。
    好的。 谢谢。
    我们将通过多个跃点进行抖动测量、并根据这些跃点进行估算
    其中限值针对特定速度和电缆长度。