您好、TI 团队、
我们在设计中使用了一些 I2C 缓冲器部件 PCA9515A。 讽刺的是、10块电路板中2块电路板上的缓冲器已损坏。 主侧的 I2C_CLK 引脚损坏。 我们在 clk 引脚:2和 GND 引脚:4)之间测量100至200欧姆的电阻。
我知道这很奇怪、因为 clk 和数据都是由漏极开路驱动的、因此我不能认为可能存在任何数据争用问题。 总线是单主总线、因此 FPGA 是时钟的唯一主控和驱动器。 CLK 和数据的低电平在主器件侧接近0.2V。 如数据表中所述、缓冲器低电平的输出为0.5V。
您过去是否听说过此问题? 加电期间是否会出现干扰时钟驱动器的问题? 使能端连接到3.3V 而不是 POR 复位、因此在上电期间可能会出现毛刺脉冲、
主器件侧的上拉电阻为2.2K 至3.3V。 (低于1.5mA 灌电流)
谢谢、
Bahram