主题中讨论的其他器件: TMDS181
大家好、我有一个关于使用 TMDS171的问题。
我正在单个通道中使用两个 TMDS171器件、每个器件都处理六个 TMDS 输入中的三个、从而可容纳总共六个 TMDS 输入。
我将使用来自主 TMDS171的 TMDS 输入的时钟信号作为输入、将主输出馈入从输入、并使用从输出作为最终输出。
使用 TMDS 双路时、来自主器件的时钟信号输出可能与输入时钟信号不同。
是否有采用引脚搭接模式的解决方案?
This thread has been locked.
If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.
大家好、我有一个关于使用 TMDS171的问题。
我正在单个通道中使用两个 TMDS171器件、每个器件都处理六个 TMDS 输入中的三个、从而可容纳总共六个 TMDS 输入。
我将使用来自主 TMDS171的 TMDS 输入的时钟信号作为输入、将主输出馈入从输入、并使用从输出作为最终输出。
使用 TMDS 双路时、来自主器件的时钟信号输出可能与输入时钟信号不同。
是否有采用引脚搭接模式的解决方案?
嘿 Donghyun、
如果像素时钟低于100MHz、器件将自动切换为转接驱动器模式。 但是、使用 DEV_FUNC_MODE 寄存器、您可以对低于1GHz 的数据速率使用重定时器模式、例如像素时钟低于100MHz。
来自数据表
"在像素时钟低于100 MHz 时、TMDS171会自动旁路内部重定时器、并用作转接驱动器。 当视频源改变分辨率时、内部重定时器会启动采集过程以确定输入时钟频率并锁定新的数据位流。 在时钟频率检测周期和持续大约7ms 的重定时器采集周期期间、TMDS 驱动器可保持工作状态(默认)或编程为禁用状态、以避免向下游接收器发送无效时钟或数据。 通过在 reg0Ah [1:0]处设置 DEV_FUNC_MODE 位、TMDS171可在250Mbps 至3.4Gbps 的整个数据速率范围内支持重定时器模式、请参阅表9。 对于合规性测试、例如480Mbps 的 JTOL、必须强制锁定 PLL。"