团队成员
逻辑侧输入(D 引脚)电容值是多少? 典型值也可以、我们需要使用此值来评估下拉电阻器、谢谢!
This thread has been locked.
If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.
尊敬的 Shaofeng:
我们没有指定此器件或大多数 RS 至485收发器上的输入引脚电容。 输入电容不是很大、应该小于10pF (10pF 可能 很高)。 这是一个标准 TTL 输入、因此电容不会非常大。
一般来说、任何上拉或下拉电阻器的电阻值都在1k 和10K 之间-我们此器件数据表中的典型应用原理图采用的是10k 电阻值。 引脚泄漏电流为+/-5uA -但通常在0uA 左右徘徊-因此在最坏情况下、使用1k 至10k 电阻器时、偏移只有几 mV。 实际上、您可以在此器件上只放置10K 电阻器作为上拉和下拉电阻、除非 您的客户的驱动器输入电路增加了大量电容并且/或者使用集电极开路/漏极开路型驱动器来驱动输入、否则不太可能出现问题 (不建议这样做)这通常不是确定电阻大小的问题。 由于它们需要下拉电阻器、因此它们不会使用漏极开路/集电极开路驱动器来驱动输入、因此10k 应该没问题。
此致!
帕克·道德森