工具与软件:
PHY DP83848K 连接到 IMX.93 CPU 中的 MAC。 该接口专为 RMII 操作而设置。
i.mx93提供50 MHz 时钟、并连接到 PHY 的 X1引脚。
在50 MHz 的 RESET_N 信号释放后、PHY RMII 时钟开始运行。
在 RESET_N 低电平期间50 MHz RMII 是否必须正在运行?
在我们的应用中、它似乎起作用(RESET_N 在 RMII 时钟之前否定)、
但是、数据表指示 RMII_CLK 必须在 RESET_N 处于活动状态期间运行。
请您澄清一下。