This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] SN65DPHY440SS:HS 数据不在一个数据通道上传输

Guru**** 1729330 points
Other Parts Discussed in Thread: SN65DPHY440SS
请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/interface-group/interface/f/interface-forum/1414560/sn65dphy440ss-hs-data-is-not-transferred-on-one-data-channel

器件型号:SN65DPHY440SS

工具与软件:

大家好、团队成员:

我们正在开发一种应用、在该应用中、我们将 SN65DPHY440SS 用作具有2个数据通道和1个时钟通道的 MIPI CSI-2接口的转接驱动器。 我们目前正面临数据通道0未被正确"重新驱动"的问题。 使用示波器探测信号时、似乎转接驱动器未进入 Hs 模式、仅传输信号的低速边沿。

下图显示了 SN65DPHY440SS 的输入(黄色)和输出(蓝色)信号

您可以看到、HS 数据未传输、信号的其他部分也看起来不正确。 数据信号1和时钟信号看上去都正常。 我已经尝试启用仅 HS 模式、正如此论坛帖子: https://e2e.ti.com/support/interface-group/interface/f/interface-forum/1345522/faq-sn75dphy440ss-is-it-okay-to-swap-the-polarity-and-lane-order 所建议的那样

不幸的是、这会产生相同的结果。

这种行为的原因可能是什么?

此致、

TIM

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    嗨、Tim、

    也请参阅以下常见问题解答。 您能否确认 DB0P/N LP TX 已连接到未端接的 LP RX

    e2e.ti.com/.../faq-sn65dphy440ss-what-is-the-design-constraint-for-dphy440-lane-0-when-using-in-a-mipi-csi-design

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    尊敬的 Vishesh:

    是的、另一侧连接到 Nvidia Jetson Nano 上的 CSI 接口。 我们还具有与无效接口对称的第二个 CSI 接口。 此信号还连接到 Jetson、转接驱动器工作正常。

    此致、

    TIM

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    嗨、Tim、  

    我已经问过相关的工程师、一有答案我就会跟进。

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    嗨、Tim、

    可以发送系统方框图吗? 我不确定我是否完全理解这些联系。

    此外、您还可以展示输入从 LP1状态转换到 HS 状态。 这些是需要遵循的特定顺序。  

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    尊敬的 Vishesh:

    下图所示为从 LP 状态转换到 HS 状态时数据信号的正通道和负通道:

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    嗨、Tim、

    很抱歉不能更清楚。 此序列用于达到高速传输状态。

    我们能否确认这种情况正在发生?

    如果我们强制通道进入 HS 状态、则不应看到 LP 通信。 何时设置有关数据传输的 HS 状态?