工具与软件:
大家好、团队成员:
我想检查是否存在以下情况:我们的晶体无法很好地将 REFCLK 输出到936: 我们看到黑屏还是935/936会切换到内部 CLK 以生成 PCLK?
此致、
罗伊
This thread has been locked.
If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.
工具与软件:
大家好、团队成员:
我想检查是否存在以下情况:我们的晶体无法很好地将 REFCLK 输出到936: 我们看到黑屏还是935/936会切换到内部 CLK 以生成 PCLK?
此致、
罗伊
尊敬的 Zoe:
感谢您提供相关信息。
我们有一种设想、935/936通常一开始就使用936外部 REFCLK。 但由于某些原因、936外部 REFCLK 停止、但935/936仍可以传输数据、但 FPD-link 似乎不稳定。
1.您认为上述状态是合理的吗? 当 REFCLK 停止时、您是否认为936是否使用内部 CLK?
但是在我们设置位="1"之后。 当 REFCLK 停止时。 935/936将立即停止并显示黑屏。

2.我认为以上的结果对我来说是可以的。
但我不确定如何解释第一个结果。
此致、
罗伊
您好、Roy:
对于第一个现象、我们预计会看到这种行为。 如果 REFCLK 输入停止、器件将转换为常开时钟。 由于观察到 FPD-Link 运行存在潜在的不稳定性、因此该时钟不可用于运行。 AON 时钟会有25MHz +/- 10%的变化、当 REFCLK 丢失时、每个器件都不会有相同的性能。 但是、内部时钟可用于访问解串器、它不应用于正常运行。
当设置位"1"时、视频数据会丢失、因为强制找到 REFCLK。
此致!
佐伊