主题中讨论的其他器件: SN74AUC1G125、 DS90LVRA2、 SN74AVC1T45-Q1
工具与软件:
我需要将200 MHz LVDS 时钟和相关的 DDR 数据转换为单端1.2V CMOS 信号、以输入到1.2V FPGA 组。 SN65LVDS4可实现大部分功能、但1.8V 时输出仍然太高
我考虑使用电平转换器、但担心传播延迟、上升时间、器件间偏斜等
我使用 IBIS 模型 在输出端通过电阻分压器对 SN65LVDS4进行仿真、将1.8V 降低到1.2V。这在输出端使用75 Ω 和150 Ω 的电阻器(从输出端到0V)并将中心点与 FPGA 输入连接。 从驱动器分压器电路的角度来看、这些值看起来很方便、大约为50欧姆。 该模型可以工作、信号在1.2V 输出高电平下看起来很干净。
我担心从 SN65LVDS4输出汲取的电流将是8 mA (1.8V/125 Ω)。 接收器输出电流(IO)的数据表绝对最大规格为-12 mA、但当 VCC = 1.8V 时、数据表中"高电平输出电压与高电平输出电流"的图1会在 8 mA 处切断(即使它显示了4 mA 处 VCC = 2.5V 的组合)。
1. VCC = 1.8V 时的建议最大输出电流值是多少?
2.数据表特性部分说明了"接收器信号传输速率高达500Mbps 的设计数据"、第6.3节"建议运行条件"列出了工作频率为10 -250 MHz。 对于使用200 MHz 时钟时的情况、DDR 数据是否过快?
3. 10 MHz 作为最低推荐工作频率是什么意思? 取消更改数据是否会成为问题?
感谢您的帮助。