工具与软件:
您好、TI Team、
1. PCA9306是否适合 PHY-MDC 应用程序? 客户的 MDC 时钟信号速率为3.9MHz。
2.目前由于 FPGA 的2.5V IO 管脚不够、所以 FPGA 芯片的1.5V IO 经过 PCA9306DCT 电平转换后、连接到 PHY 芯片的 RSTN 和 MDC 管脚。 测量结果表明、PHY_RSTn 的高电平振幅在电平转换后可达到约2.5V。 然而、PHY_MDC 的高电平振幅仅约为1.8V、原理图如下。 请帮助分析它、谢谢。
This thread has been locked.
If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.
工具与软件:
您好、TI Team、
1. PCA9306是否适合 PHY-MDC 应用程序? 客户的 MDC 时钟信号速率为3.9MHz。
2.目前由于 FPGA 的2.5V IO 管脚不够、所以 FPGA 芯片的1.5V IO 经过 PCA9306DCT 电平转换后、连接到 PHY 芯片的 RSTN 和 MDC 管脚。 测量结果表明、PHY_RSTn 的高电平振幅在电平转换后可达到约2.5V。 然而、PHY_MDC 的高电平振幅仅约为1.8V、原理图如下。 请帮助分析它、谢谢。
尊敬的 Ken:
1.是、请参阅数据表的9.2.2.3。
2.我没有看到显示的是"1.5V IO"。 假设您的意思是 SCL2/SDA2/Vref2/EN 侧为1.5V。如果是这样、请注意、数据表建议 Vref2 > Vref1 + 0.6V
如果上拉至2.5V、SCL2可以是2.5V、而 SDA2如果上拉至1.8V、则 SDA2可以是1.8V。如果没有上拉、则 SCL2/SDA2侧可以钳位至 Vref1电压电平、这是谢谢。
此致、
Michael。
您好、 Michael、ö m
如数据表中所述、VREF1支持1.2V-3.6V、VREF2支持1.8V-5V。 在)、的(中、如 Ken W ü 所述、VREF1 电压 VCC_DDR3为1.5V、VREF2电压为2.5V、满足 Vref2 > Vref1 + 0.6V 的要求
连接到引脚6的 PHY_RSTN 信号已上拉至2.5V、连接到引脚5的 PHY_MDC 也已上拉至2.5V。在 PCA9306DCTR 电平转换、PHY_RSTN 信号电压后、PHY_MDC 电压仅为1.8V、这低于预期2.5V 电平值、请分析 PHY_MDC 信号仅为1.8V 的原因。
谢谢。