This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] TLK2711-SP:有关 PCB 设计的咨询

Guru**** 2478765 points
Other Parts Discussed in Thread: TLK2711-SP

请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/interface-group/interface/f/interface-forum/1449164/tlk2711-sp-inquiry-about-pcb-design

器件型号:TLK2711-SP

工具与软件:

您好!

我的客户将按照以下格式使用 TLK2711-SP:

您能否就带和不带电平转换器的 FPGA 和 TLK2711-SP 之间的路径提供 PCB 设计指南?

例如、在没有电平转换器的情况下、将布线长度(从 FPGA 到 TLK2711-SP 的长度)设计为与忽略电平转换器主体宽度的总布线长度相同是否正确(从 FPGA 到电平转换器输入引脚的长度+从电平转换器输出引脚到 TLK2711-SP 的长度)?

谢谢你。

JH

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    尊敬的 JH:

    在我给大家推荐之前、我希望能够更好的理解客户的设计目标。

    在有和没有电平转换器的情况下路由的数据信号是否需要同步? 这是双向应用吗、意味着 FPGA 将向每个 TLK 器件发送数据和从每个 TLK 器件接收数据?

    我看到这些链路被标记为 LVDS。 请注意、TLK2711-SP 具有 VML 发送器和接收器。 本设计是否考虑过这一点以满足 VML 要求? 我假设 FPGA 已连接到 TLK 器件的高速侧、您能否确认这是正确的?

    有关一般布局指南、请参阅 TLK2711EVM 电路板。  以下是可用于提取路由信息的光绘文件。

    e2e.ti.com/.../CDS25770.zip

    此致!

    卢卡斯

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    大家好、Lucas:

    感谢您的答复。

    我已经回复了私人信息。 如果您有任何其他问题、请告知我们。

    此致、

    JH

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    尊敬的 JH:

    感谢您通过 PM 进行跟进。 美国时间明天、我会回顾并回复您。

    此致!

    卢卡斯

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    大家好、Lucas:

    我的 PM 菜单有问题、所以我在这里与您联系。

    是否有任何材料(例如应用手册或仿真工具)可让用户计算由于电平转换器的布线长度和传播延迟而导致的传播延迟?

    谢谢!

    JH

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    尊敬的 JH:

    很遗憾、我不知道有任何传播延迟计算器或应用手册。 我建议您使用电平转换器器件型号发布新的 E2E 问题、以检查电平转换器团队是否有任何相关资源。

    此致!

    卢卡斯