This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] ISO7041:SPI 应用与未确定状态间的关系

Guru**** 2419530 points
Other Parts Discussed in Thread: ISO7041, ISO7741

请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/isolation-group/isolation/f/isolation-forum/953749/iso7041-spi-application-vs-undetermined-state

器件型号:ISO7041
主题中讨论的其他器件: ISO7741

团队、

我们希望将 ISO7041用作 SPI 隔离。 对 MISO 线路有一些疑问。

在 VCC2侧、有一个偏移、在 CS 引脚禁用后、将 MISO 引脚置于 HiZ 状态。 VCC1侧(ISO7041)的状态是什么?  

在 VCC1侧放置一个存储器、我们希望避免 ISO7041阻止与存储器的通信(或者如果 VCC2不存在)。

感谢您的澄清。

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    BART、

    根据我的理解、所涉及的情况是通道输入为高 z、因此输出未知。 从数据表中查看器件模式、我认为这种情况会产生不确定的输出。  

    为了缓解这种情况、我将在通道输入端实施下拉或上拉电阻器、以便始终将输入状态强制为高电平或低电平。

    尊敬的、

    卢卡斯

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好 Bart:

    只是为了增加 Lucas 的响应-

    如果在隔离器的 VCC1侧有其他 SPI 器件(如应用中的存储器)、则在读取左侧器件 SPI 寄存器时、隔离器 OUTD 必须处于高阻抗状态。 遗憾的是、ISO7041的 OUTD 没有禁用功能。 对于此应用、您可以考虑使用 ISO7741。 ISO7741与 ISO7041引脚相同。 请确保在读取 VCC1侧器件 SPI 寄存器时 ISO7741的 EN1 (引脚7)驱动为低电平。

    此致、

    Dushmantha

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    尊敬的 Dushmantha、Lucas:

    感谢您的反馈。 遗憾的是、由于 ICC 电流、ISO7741无法使用。

    Lucas 在这里提到的缓解措施是否是调整 ISO7041的最佳方法?

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    BART、

    在考虑整个 SPI 网络时、我们希望确保 ISO7041与下拉或上拉电阻器一起工作。 您能否共享系统中 SPI 通信总线的高级方框图、其中包括 SPI 器件以及 SPI 总线上的任何缓冲器元件、例如隔离器件?

    尊敬的、

    卢卡斯

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    BART、

    我没有听到您的反馈。 我希望你能够解决这个问题。 我现在将此问题标记为已解决、但如果您仍需要帮助、请随时打开相关主题。

    尊敬的、

    卢卡斯