大家好、
客户希望查看 SOIC 和 SSOP 封装的布局建议宽度。
您能否提供有关宽度的建议?
www.ti.com/.../iso7741.pdf ,第29页
谢谢、
SHH
This thread has been locked.
If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.
大家好、
客户希望查看 SOIC 和 SSOP 封装的布局建议宽度。
您能否提供有关宽度的建议?
www.ti.com/.../iso7741.pdf ,第29页
谢谢、
SHH
您好 SHH、
为了达到完全隔离规格、需要在 PCB 上保持与器件封装相同的爬电距离和间隙。 如果未保持这一状态、则无法保证数据表中列出的器件的隔离规格。
为了更加明确、这是因为空气在较高的电压下会发生电介质击穿、从而导致高电压从 GND1传递到 GND2。 需要保持大约8mm 的间隙、以便在不发生空气击穿的情况下能够容忍8kV 的浪涌事件。 如果此间距减小、空气击穿电压也会降低。
客户可以在芯片下方进行凹槽设计、以增加通过 PCB 的爬电距离。 在大多数情况下、PCB 的材料等级低于器件封装的材料等级。 这意味着、要实现相同的隔离额定值、通过 PCB 材料的爬电距离需要大于通过器件封装的爬电距离。 具有沟槽有助于实现这种额外的爬电距离。
请参阅以下 E2E 帖子、其中我详细解释了通过 PCB 的爬电距离的重要性。
https://e2e.ti.com/support/isolation/digital_isolators/f/1013/t/621581
如果有任何疑问,请告诉我。
此致、
Anand Reghunathan