主题中讨论的其他部件: Strike,SN74LVC1G06
大家好,
客户为其控制电路设计SN74LVC1G123设备,他们有时发现B 信号(PIN2) 处于高状态 ,但Q信号(针脚5)输出保持高电平,但与 所示数据表输入/输出定时图中的H/L切换不同。 客户认为问题可能与rext/Cext (pin7)值设置 相关,因此他们想知道 rext/Cext信号的电压阈值级别要求是什么,要使Q信号(pin5)降低,需要什么是rext/Cext值设置范围?
非常感谢您对本问题"澄清资料"的建议和意见。
此致,
亚瑟