This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] SN74LVC2G07:漏极开路输出的上拉电阻计算

Guru**** 2387080 points
Other Parts Discussed in Thread: SN74LVC2G07
请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/logic-group/logic/f/logic-forum/656720/sn74lvc2g07-pull-up-resistor-calculation-for-open-drain-output

部件号:SN74LVC2G07

您好,

客户计划使用 SN74LVC2G07,其输出连接至VIH (min)=2V的芯片输入。   SN74LVC2G07输出的输出将通过上拉电阻器向上拉至3.3V。

通过检查选择合适的上拉/下拉电阻 器(SLVA485),客户询问Ipull-up的值,但我在 SN74LVC2G07数据表中找不到相应的参数。  您对此有何评论?

同时,我正在交叉检查SCEA035A,在第8页中,它提到应选择最大上拉电阻,考虑 输出信号的上升时间。  您是否还会告诉我们如何确定此类应用场景的上拉电阻值范围?

谢谢!

Antony

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好,Antony,

    我假设SN74LVC2G07的电源电压为3.3V,因为你们没有给我。

    在“电气特性”表中,有两个V_OL值可以应用--一个用于16mA,另一个用于24mA。  我将使用16mA作为示例,因为我严重怀疑他们需要24mA来完成他们想要的工作。

    如果您想知道可以使用的绝对最小电阻器,那么您只需询问我们的老朋友欧姆: R = V/I =(3.3 0.016 = 0.4 181.25 Ω

    除非他们只需要极快的边缘或想要浪费一些多余的功率,否则不建议使用181.25 Ω Ω 电阻器作为上拉电阻。

    要确定最大的可能值,我们需要知道线路上的电容和可支持的最坏情况边缘速率。  我假设它们连接到现代CMOS设备的输入,并且轨迹不会过长,所以我们可以使用10pF作为负载,330ns作为最坏情况下的上升边缘时间(100ns/V)。

    电容电荷曲线的时间常数是R*C,而3*R*C应足够接近10 % 到90 % 的上升时间,以便我们使用。  综合起来,我得到了等式:

    t_rise = 3*R*C -->重新排列以求解R以获得:R = t_rise /(3*C)= 11 kΩ

    因此,您的上拉电阻器系列应该起作用- 181.25 Ω Ω 至11 kΩ Ω。  就个人而言,我会选择10 kΩ,因为它基本上是每个人都使用的,价格便宜,而且很容易买到,但他们可能想要稍微快一点的边缘。

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。
    Emrys您好,

    感谢您的清晰解释。 当输出处于高电平时,客户还想询问的是最小输出电压。 根据您上述的应用场景,请告诉我们如何计算输出高时的最小输出电压电平。 哪一个应该是VOH (min),对吧?

    谢谢!

    Antony
  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。
    我们的设备不会使线路处于高位(漏极开路),主要问题是泄漏电流。

    假设我们使用我上面建议的10 kΩ 电阻器,在20uA时泄漏绝对可怕(我们的设备在过程变化,电压和温度方面的额定电流为10uA,但我不知道线路上还有什么其他的电阻)。

    在这种情况下,我们再次使用欧姆定律来计算压降:

    V_OH = V_CC - 20uA * 10 kΩ= 3.3V - 0.2V = 3.1V

    重要的是要注意,我对这个数值采取了我能想到的最坏的情况--泄漏很可能是在NA的范围内。