主题中讨论的其他器件: SN74ALVCH373、 SN74HCS72
您好!
我有三个问题:
1.我想知道当 IC 由于任何原因(例如、由于过压、老化、温度等原因)损坏/失效时、与门 SN74AHC1G08的输出状态(短接至 VCC 或 GND 或高阻抗)是什么。
2.在 SN74ALVCH373 D 锁存真值表中、OE =高电平时、Q 变为高阻态。如果使用上拉电阻器将 Q 以3.3V 拉至高电平、会发生什么情况?它是否保持高电平?
请根据数据表第2页的真值表(SN74ALVCH373)确认我对 D LATCH 的理解。
a:当 D =低电平且 LE 从高电平转换为低电平时、无论 D 输入的状态如何变化、Q 都保持低电平
B. 当 LE =高电平时、D 上的输入流入 Q
请告诉我是否需要任何澄清。 提前感谢您的支持。
此致、
Anand M