主题中讨论的其他器件: SN74LVC2G66
您好!
我使用 TXS0102器件连接处理器和 TI DP83867以太网 phy 器件之间的 MDIO 信号。
我对 TXS0102数据表"SCES640I–2007年1月–2018年10月修订版"中的上升时间/下降时间规格有疑问
在我的案例中、VCCA = VCCB =3.3V。
我参考的是第6.11节开关特性:VCCA = 3.3V±0.3V
在这里、我要检查 VCCB = 3.3V+/- 0.2V 列。
我的问题是关于"TFB 输入下降时间"、B 端口下降时间 、指定 推挽驱动的最大值为7.4ns。
在电路板中、我将 B 输入的下降时间测量为~12ns (从稳定级 Vhigh 的10%到90%)。
- 我想了解、相对于最大7.4ns 的规格、TXS0102 B 输入具有12ns 下降时间会产生什么影响?
- 满足 B 输入 A 要求时的下降时间是否为7.4ns、并且不满足该要求会导致 TXS0102出现意外行为?
- 或者、当15pF 并联1Mohm 负载时、下降时间规格为7.4ns。 如果我在输出端具有更高的电容、下降时间可能会增加、但不会导致 TXS0102出现意外行为?
谢谢
路易