This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] TXS0102:上升时间/下降时间规格

Guru**** 1643550 points
Other Parts Discussed in Thread: TXS0102, SN74LVC2G66
请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/logic-group/logic/f/logic-forum/1130115/txs0102-rise-time-fall-time-specifications

器件型号:TXS0102
主题中讨论的其他器件: SN74LVC2G66

您好!

我使用 TXS0102器件连接处理器和 TI DP83867以太网 phy 器件之间的 MDIO 信号。

我对 TXS0102数据表"SCES640I–2007年1月–2018年10月修订版"中的上升时间/下降时间规格有疑问

在我的案例中、VCCA = VCCB =3.3V。

我参考的是第6.11节开关特性:VCCA = 3.3V±0.3V

在这里、我要检查 VCCB = 3.3V+/- 0.2V 列。

我的问题是关于"TFB 输入下降时间"、B 端口下降时间  、指定 推挽驱动的最大值为7.4ns。

在电路板中、我将 B 输入的下降时间测量为~12ns (从稳定级 Vhigh 的10%到90%)。

  1. 我想了解、相对于最大7.4ns 的规格、TXS0102 B 输入具有12ns 下降时间会产生什么影响?
  2. 满足 B 输入 A 要求时的下降时间是否为7.4ns、并且不满足该要求会导致 TXS0102出现意外行为?
  3. 或者、当15pF 并联1Mohm 负载时、下降时间规格为7.4ns。 如果我在输出端具有更高的电容、下降时间可能会增加、但不会导致 TXS0102出现意外行为?

谢谢

路易

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    有关要求、请参阅第6.3和6.8节。 我不知道第6.11条中这些条目的含义是什么。

    总之、TXS 是无源开关、只有在您实际需要进行电平转换时才有意义。 当 VCCA = VCCB 时、您可以用两根导线代替它。

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好、Louis、

    除了 Clemens 的反馈、请注意 、只要输入转换率在数据表的建议范围内、您的应用没有特定的时序要求、就不会有任何问题。

    这也取决于具体情况、具体取决于您的系统、因为它的总电容也是如此。 请帮助查看 [常见问题解答]逻辑器件的输出转换率是多少?  有关负载的进一步说明 、谢谢。

    此致、

    Michael。

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    感谢您提供的回复流明。

    我们不使用 TXS0102作为电平转换器、而是根据 CPU 控制来启用/禁用外部电路板的 MDIO。 默认情况下、我们使用 OE 引脚将 IO 设置为外部板三态、并在软件控制下启用。

    2.好的、谢谢。 因此、第6.11节中的开关特性不是一项要求。

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    好的、谢谢。 因此、第6.11节中的开关特性不是一项要求。

    我们需要确保不超过10ns/V max 的输入转换率规格。

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    要断开总线、像 SN74LVC2G66这样的普通开关会更简单、更便宜。