This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] TXB0104-Q1:为什么 TXB0104的上拉电阻器需要高于50kOhm?

Guru**** 2511985 points
Other Parts Discussed in Thread: TXB0104, ADS7951, SN74AXC4T774

请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/logic-group/logic/f/logic-forum/907073/txb0104-q1-why-the-pullup-resistor-needs-to-be-higher-than-50kohm-for-the-txb0104

器件型号:TXB0104-Q1
主题中讨论的其他器件:TXB0104ADS7951DRA829SN74AXC4T774

大家好、

我的客户对 TXB0104B-Q1有几个问题、请提供帮助:

在数据表8.3.5中、它提到 TXB0104旨在驱动高达70pF 的容性负载、70pF 是如何产生的? 如果 I/O 引脚上连接的电容超过70pF、会发生什么情况?

客户曾经遇到过此问题、请在 DRA829 (处理器)和 ADS7951 (ADC)之间使用 TXB0104进行电平转换、但 SDO 波形不正确、来自 ADC 的数据不正确。 它们在 SDO 线上添加了68pF 并解决了该问题。 这就是上述问题1出现的原因。  

在 kΩ 表8.3.5中、它还提到"如果上拉或下拉电阻器从外部连接到数据 I/O、它们的值必须保持高于50 μ s、以确保它们不与 TXB0104的输出驱动器相竞争"、   为什么上拉电阻器需要高于50kOhm?

在数据表8.3.1中、Ω 说明"在 VCCO = 1.2V 至1.8V 时、输出转换期间的典型输出阻抗为70 Ω、在 VCCO = 1.8V 至3.3V 时为50 Ω、 VCCO = 3.3V 至5V 时为40 Ω。"输出阻抗似乎不是很高、为什么上拉或下拉电阻需要高于50kOhm?

谢谢

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    如数据表的第8.1节所示、输出阻抗为4 kΩ。 在输出转换期间、单次触发电路会在短时间内降低阻抗、以实现更高的频率。 另请参阅 《使用 TXB 型转换器进行电压转换的指南》。

    如果负载高于70pF、单次触发电路可能会在输出达到所需电压电平之前超时。 kΩ 4 μ A 驱动器、剩余的转换将会慢得多。

    2.上拉电阻需要足够弱,以便它不会与4 kΩ 阻抗发生冲突。

    正在使用哪些电压? 如果电压最高为3.3V、则最好使用具有适当缓冲器的 SN74AXC4T774。

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    尊敬的 Ted:

    请参阅以下有关上拉电阻器对 TXB 器件的影响的应用手册:

    当有外部上拉或下拉电阻时、串联的4k Ω 电阻器将形成一个分压器。