您好!
我计划将 LV1T 逻辑系列中的器件(假设 PN SN74LV1T08)用于我的设计。 在这种情况下 、器件的 Vcc 未通电、但 A 和 B 输入从不同的逻辑 IC 获取3.3V 和5V 信号。 我想知道以下几点:
1. Vcc 未通电时是否可以将信号发送到 A 和 B 输入? 好的、我是说 SN74LV1T08是否不会损坏或 Vcc 引脚不会反馈。
2.如果可以、如何从数据表中推断此信息?
此外、我假设 Vin 引脚为三态或在 Vcc = 0V 期间处于高阻抗模式。
谢谢你
This thread has been locked.
If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.
您好!
我计划将 LV1T 逻辑系列中的器件(假设 PN SN74LV1T08)用于我的设计。 在这种情况下 、器件的 Vcc 未通电、但 A 和 B 输入从不同的逻辑 IC 获取3.3V 和5V 信号。 我想知道以下几点:
1. Vcc 未通电时是否可以将信号发送到 A 和 B 输入? 好的、我是说 SN74LV1T08是否不会损坏或 Vcc 引脚不会反馈。
2.如果可以、如何从数据表中推断此信息?
此外、我假设 Vin 引脚为三态或在 Vcc = 0V 期间处于高阻抗模式。
谢谢你
Emrys 您好!
感谢您回答我的问题。 我仍然需要澄清。 因此、当 Vcc = 0V 并且 A 和 B 引脚上有输入时、由于输出不是自动隔离的、输出是什么? 我的假设是、由于没有 Vcc 电压、A 和 B 输入的 CMOS 输入引脚具有高阻抗。 此外、输出未通电、因此被拉至低电平(输出端有一个下拉电阻器)。
此外、在 IC 未通电时向其施加信号是安全的。 "安全"是指 IC 是否会损坏?
谢谢、
Sam
Sam、您好!
CMOS 输出通常包括标准"逆变器"配置中的 nFET 和 PFET、
而关注的领域是 PFET 中的寄生二极管、它从输出引脚引出至 Vcc -除非一些花哨的设计工作阻止了电流路径可用(即器件中包含 Ioff 电路)。
如果 Vcc = 0V (即电源关闭)、则两个 MOSFET 均处于截止状态、但体二极管仍可激活。 如果输出驱动至高于 Vcc、则寄生二极管将导通、电流将从输出流至 Vcc、"为器件和连接至该电源轨的任何其他元件提供反向供电"。 如果流经二极管的电流足够大、则可能会损坏器件。
绝对最大额定值表让我们知道、二极管在损坏之前只能处理20mA 的电流、因此您需要将该电流限制在20mA 以下。
输入具有类似的结构--但连接到栅极(在上图的左侧)。 如果 Vcc = 0V、任何输入信号都将被忽略、因为没有 V_DS 来驱动流经输入的电流。