This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] SN74LVC1G17:该缓冲器是否足以用于 CSYNC 信号?

Guru**** 2616675 points

Other Parts Discussed in Thread: SN74LVC1G17, SN74AHCT1G125

请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/logic-group/logic/f/logic-forum/865771/sn74lvc1g17-is-this-buffer-adequate-for-csync-signals

器件型号:SN74LVC1G17
主题中讨论的其他器件: SN74AHCT1G125

你好。 我想使用施密特触发器来缓冲可能是 CMOS 电平或 TTL 电平的 CSYNC 信号。 我计划将 CSYNC 信号连接到此 IC 的输入端、然后在输出端之后使用分压器、在将其连接到 SCART 器件时使 Vpp 为~350mV。

这种集成电路是否是一个不错的选择、或者您是否向我推荐了其他选项?

提前感谢您。

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    LVC 输入可耐受过压、因此当 VCC = 3.3V 时、SN74LVC1G17将同时接受 CMOS 和 TTL。

    LVC 输出阻抗小于25 Ω、因此可以设计一个源阻抗为75 Ω 的分压器。

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    太棒了! 非常感谢。

    电源将为+5V、因此我计划使用一个包含470R 和75R 的分压器将 CSYNC 衰减至~350mV、并在直流耦合模式下将其连接至 SCART 接收器。 听起来不错吗?

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    470 μ A +Ω μ A 不会 Ω 350mV Vpp。

    使用5V 电源时、LVC 输入将不接受 TTL 信号。 您必须使用设计为具有 TTL 兼容输入的器件、例如 SN74AHCT1G125。

    分压器的输出阻抗与两个并联电阻器等效。  Ω Ω 电阻器为 Ω、并 Ω Ω AHC 器件的典型输出阻抗为25k Ω、则应使用 R1 = 1020k Ω、R2 = 80.6k Ω(350mV)或 R1 = 511k Ω、R2 = 87.6k Ω(700mV)。

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    谢谢、这是非常澄清的信息。 因此、SN74AHCT1G125将接受由5V 电源供电的 CMOS 和 TTL 输入、充当施密特触发器?

    我要做的是缓冲 CSYNC 信号、该信号在+5V 供电电路中可能是 CMOS 或 TTL (可能是嘈杂的)、以获得~350mV 的缓冲干净信号。