This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] SN74AVC20T245:信号组/单个信号的传播延迟

Guru**** 2587365 points
Other Parts Discussed in Thread: SN74AVC20T245

请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/logic-group/logic/f/logic-forum/753722/sn74avc20t245-propagation-delay-of-signal-groups-individual-signals

器件型号:SN74AVC20T245

大家好、

我正在进行一个项目、我们需要对19位宽的总线进行电平转换。 传播延迟对于进一步处理数据非常重要。 对于器件、数据表中针对不同 VCCA/VCCB 组合提供了最短和最长传播时间。 以下是问题:

在此器件上、我们有两个10位"组"。 两个组的传播时间是相同的还是每个8位组在数据表中的给定容差内具有不同的传播时间?

一个组内所有信号的传播时间是 相同还是存在差异? 如果存在差异、时间偏差有多大?

此致、非常感谢。

Martin

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。
    大家好、Martin、欢迎参加论坛!

    首先、我不得不说、该器件没有偏斜特性、因此我没有数据可供参考、我无法保证任何内容。

    要回答你的问题--任何这样的逻辑器件都是为了使所有通道都是一样的。 由于制造过程、会出现非常小的波动、但这些波动并不会产生数据表中所示的较大范围。 给出了数据表的时序范围、以考虑温度和工艺变化。 由于所有通道都处于相同的条件下、因此在同一芯片内所有通道彼此非常接近是非常合理的。

    在简单逻辑器件(如 SN74AVC20T245)中获得良好偏斜值的最佳机会是为整个总线使用单个 IC。 单个 IC 上的过程变化极小、通常会导致1ns 以下的偏斜。 如果使用多个 IC、差异可能会大得多。

    只要负载相等并且系统能够承受通道间~2ns 的偏差、我认为您就不会遇到任何问题。
  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。
    您好、Emrys、谢谢您、您的回答非常有帮助!