This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] LSF0204:LSF0204电压电平稳定

Guru**** 2535750 points
Other Parts Discussed in Thread: LSF0204

请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/logic-group/logic/f/logic-forum/746293/lsf0204-lsf0204-voltage-level-stabilization

器件型号:LSF0204

您好!

我使用的 LSF0204具有两个信号、一个时钟和一个数据。

我正在对时钟进行降频转换、并对数据进行双向转换。

我在3.3V 和1.8V @ 1MHz 之间进行转换。

以下是示波器捕获(很抱歉接地连接不良...) 但我的问题是、蓝色的数据就像钳制在帧的开头一样。

除了开始、翻译工作做得不错。

我在数据线上的 LSF 的每一侧都有上拉电阻器。

我尝试了不同的值、但没有改进。

BR

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。
    您好、Nicolas、
    您能否提供原理图和更清晰的数据示波器截图? 我想详细了解一下(例如、更快的时间刻度、更小的电压刻度)

    此外、您是否知道在所示的每个时间段内驱动哪个器件?
  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好!  

    是的、原理图如下:

    时钟线仅从3V3向下转换为1v8

    数据线是双向转换的3V3<->1v8

    以下是示波器屏幕截图:

    绿色:器件引脚处的时钟

    黄色:数据高侧(FPGA 侧)

    蓝色:数据低侧(器件侧)

    粉色:此信号仅供参考、它表示 FPGA 三态控制位。 当该位为0时、FPGA 驱动线路;当该位为1时、器件驱动线路

    在这里、当 TRISTATE 位置位时、器件不会驱动线路、因为它不会由于帧开始处的低电压而检测到帧。

    所以我不明白为什么、在帧开始时、FPGA 驱动数据线、而高侧的电压略低、这显然会影响低侧。

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    我建议观看 LSF 系列转换器的视频。  尤其是、"LSF系列的上行转换"提供了一些非常有用的详细信息。

    如果您从~2:12观察、您可以看到输出波形如何曲线上升到 Vcc。  这是 LSF 系列转换器的无源特性导致的。  线路上的寄生电容和添加的上拉电阻器会产生一个 RC 电路、需要一些时间进行充电。

    由于您的电路在进入高阻抗模式之前处于"低"状态、因此输入电压会根据 RC 瞬态响应曲线缓慢上升。

    对于曲线的第一部分、我认为某种情况会导致线"向下锯齿"。  LSF0204在内部非常简单-只是一个基于 NMOS 的开关和一些偏置/使能电路。

    我看到黄色信号在前8us 中也略低... 该信号驱动的负载类型是什么? 仅基于上述示波器屏幕截图、我认为它相当大(可能超过10mA?)。  在这种情况下、由于上拉电阻器上的压降、看到"高"电压低得多就不足为奇了。