This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] 用于29个输入的3.3V 至1.8V 电平转换器

Guru**** 2577385 points


请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/logic-group/logic/f/logic-forum/732734/3-3v-to-1-8v-level-shifter-for-29-inputs

大家好、

我目前正在该主题上为客户提供支持: https://e2e.ti.com/support/interface/f/138/t/732240 

他正在使用我们的 SerDes 与 FPGA 进行连接。 问题在于我们的 SerDes 是3.3V 器件、而其 FPGA 需要1.8V 电压。 因此、对于29个输入(28个数据位+时钟)、他需要将电压从3.3V 降至1.8V。 每个输入的数据速率将在20至85Mbps 的范围内。 您能否推荐适合此应用的器件?

此致、

I.K.  

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    尊敬的 I.K.:

    可以实现这一点的器件有很多。  如果他们在寻找单个封装中的器件、我的首选将是 SN74LVC32245。  如果希望在电路板上进一步扩展通道、则还提供16位和8位版本。

    LVC 系列具有过压耐受输入、因此您只需为其提供1.8V 电压、然后输入3.3V 电压即可获得1.8V 输出电压。

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好!

    感谢您提供更多信息。 在查看  SN74LVC32245的数据表时、 tsko 参数为1ns。 我假设这意味着所有引脚之间的偏斜小于1ns。 是这样吗? 我有一条28位数据总线和一个数据时钟、我想确保  通过器件的所有位/时钟之间的偏差足够小、以便在它们进入 FPGA 时可以将它们重新注册到时钟。

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好 Ken、

    是的、这正是偏斜的含义。  逻辑器件通常具有远低于1ns 的偏斜、但大多数器件的最大额定值为1ns  如果您的通道特别容易受到时序差异的影响、我建议将它们放置在相邻的通道上。

    此外、1ns 的偏斜仅适用于单个器件、通道间。  如果您使用两个器件、我们无法保证通道完全匹配。

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。
    感谢 Emrys、我需要对 DS90CR288进行电平转换、因此这款器件非常完美、我可以使用 SN74LVC32245对整个器件进行电平转换、并保持匹配。 再次感谢!