大家好、
我目前正在该主题上为客户提供支持: https://e2e.ti.com/support/interface/f/138/t/732240
他正在使用我们的 SerDes 与 FPGA 进行连接。 问题在于我们的 SerDes 是3.3V 器件、而其 FPGA 需要1.8V 电压。 因此、对于29个输入(28个数据位+时钟)、他需要将电压从3.3V 降至1.8V。 每个输入的数据速率将在20至85Mbps 的范围内。 您能否推荐适合此应用的器件?
此致、
I.K.
This thread has been locked.
If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.
大家好、
我目前正在该主题上为客户提供支持: https://e2e.ti.com/support/interface/f/138/t/732240
他正在使用我们的 SerDes 与 FPGA 进行连接。 问题在于我们的 SerDes 是3.3V 器件、而其 FPGA 需要1.8V 电压。 因此、对于29个输入(28个数据位+时钟)、他需要将电压从3.3V 降至1.8V。 每个输入的数据速率将在20至85Mbps 的范围内。 您能否推荐适合此应用的器件?
此致、
I.K.
您好!
感谢您提供更多信息。 在查看 SN74LVC32245的数据表时、 tsko 参数为1ns。 我假设这意味着所有引脚之间的偏斜小于1ns。 是这样吗? 我有一条28位数据总线和一个数据时钟、我想确保 通过器件的所有位/时钟之间的偏差足够小、以便在它们进入 FPGA 时可以将它们重新注册到时钟。