This thread has been locked.
If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.
https://e2e.ti.com/support/logic-group/logic/f/logic-forum/1299982/txs0108e-txs0108e
器件型号:TXS0108E您好、TI!
我正在测试逻辑电路与 TXS0108E, 1.8V 到1.8V .
上电时、当 OE 下拉为低电平时、我在 B 侧看到不必要的2.5ms 高电平脉冲、
当 A 和 B 两侧都被拉低时、小于100k PD。
由于泄漏电流最大值为2uA、所以电压应该升高到0.2V……
这种 现象发生在多条线路上、会导致电源控制线上出现错误。
您是否有更新的数据表( 2023年7月之后)或勘误表?
Br、
杜迪
TXS 具有内部上拉电阻器。 默认(IDLE)状态为高电平、并且您一定不能使用下拉电阻器。
在不翻译时、为什么要使用转换器? 如果只想断开信号、请使用 TMUX1511等开关。
那么、 在 A 侧上的信号是如何保持低电平(内部 pu 为10k)的?
我将考虑在下一个修订版本中使用多路复用器... 但当前版本的 FRAM 中
嘿 Dudi、
OE 引脚在此期间的状态是什么? 当我们看到不需要的高电平脉冲时、它是保持在低电平、还是 OE 引脚仍在斜升? 请注意、如果 OE 引脚转换时间高于数据表上列出的时间、则可能会在 I/O 上导致不良状态:
如果可能、请分享捕获的任何波形以显示此异常。
此致、
插孔