This thread has been locked.
If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.
https://e2e.ti.com/support/logic-group/logic/f/logic-forum/1406230/sn74lvc1g125-output-rise-time
器件型号:SN74LVC1G125工具与软件:
嗨、团队:
我对 SN74LVC1G125有两个问题。
我的客户有一个输入信号、该信号为3.3V LVCMOS、上升时间为5ns。 输出的上升时间将是多少?
数据表指出这是"...适用于高达100 MHz 的高速应用"。 SN74LVC1G125支持的最大信号速率是多少?
此致、
Johan
Johan、您好!
上升时间和最大信号速率在很大程度上取决于负载条件。 如果不知道您的系统的负载电容、我就无法就该器件的最大信号速率给出具体的答案。 数据表中所述的100 MHz 基于我们的测试负载条件、这些测试条件在 第8节"参数测量信息"中进行了说明。
了解负载条件后、您可以在以下常见问题解答中找到计算转换速率的过程: [常见问题解答]逻辑器件的输出转换速率是多少?
然后可以通过1/(1/(输出转换速率)+ TPD 估算最大信号速率
此致!
Ian
您好、Ian、
谢谢你。 I 为 SN74LVC1G125计算得出(假设为50pF)、并获得以下结果:
tt = 2.9ns、 tpd = 3.7ns
使用上述公式计算最大信号速率可得出:
1/(1/(2.9ns)+ 3.7ns)= 2.9*10^-9Hz
是否有拼写错误? 它是否应该:
1/(2.9ns + 3.7ns) ≈150MHz?
此致、
Johan
Johan、您好!
是的、是这样。
此致!
Ian
您好、Ian、
感谢您的确认!
此致、
Johan