主题中讨论的其他器件:CSD19532Q5B
工具/软件:
您好、
目前、我们正在使用 DRV8353RS 评估 BLDC 电机驱动器设计。 我们想请求您提供有关栅极驱动电流设置的输入、特别是与栅极驱动 HS 和 LS 寄存器(地址03h 和04h)相关的设置。
在我们的评估中、我们观察到上电后使用默认寄存器设置(HS = 1000mA、LS = 2000mA)在 TI 评估板上运行良好。 但是、在我们的第一个原型板上、电机在相同条件下表现出不稳定行为。
经调查后、我们发现将栅极驱动 HS/LS 设置降低到100mA / 200mA 可以解决该问题。 进一步分析表明、我们使用的外部 FET (CSD19532Q5B)的典型栅极电荷(Qg)为8.7nC、根据这一点、开关时间为100-300ns 时所需的栅极电流估计约为30–87mA。 因此、我们认为50mA / 100mA 等设置处于适当的范围内。
有关详细的波形信息、请参阅下面的 PDF。
e2e.ti.com/.../Custom-PCB-Waveform-Information.pdf
虽然我们的测试支持此调整、但我们希望您提供以下几点反馈:
-
使用 CSD19532Q5B (Qg = 8.7nC)等 FET 时、假设目标上升/下降时间为100–300ns、将栅极驱动 HS/LS 电流配置为大概50–100mA 通常是否可以接受?
-
如果驱动电流降低得过大、我们应该谨慎一些不利影响(例如开关损耗增加、击穿风险等)?
-
死区时间当前设置为 TI 示例软件提供的默认值400ns。 鉴于智能栅极驱动器的特性(例如 VGS 握手和自动最小死区时间插入)、是否可以假定即使栅极电流降低、也不需要调整死区时间?
此致、
Conor