This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] DRV7308:压摆率设置 — 下降压摆率

Guru**** 2546020 points
Other Parts Discussed in Thread: DRV7308

请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/motor-drivers-group/motor-drivers/f/motor-drivers-forum/1569942/drv7308-slew-rate-setting---falling-slew-rate

器件型号:DRV7308


工具/软件:

您好团队:

我对压摆率控制和设置有一个快速的疑问。

目前、我的客户正在审查我们的 DRV7308、并构建了 PCB。

它们的压摆率设置为 10V/ns、当它们测量压摆率时、上升压摆率为 10V/ns、但在 5V/ns 附近、下降压摆率似乎较慢。

压摆率设置是否应仅应用于上升压摆率? 下降压摆率应该是 5V/ns 吗?

(+) IC 的顶部标记如下所示、因此我认为他们使用的 IC 是最新的 2.0 版本样片。)

谢谢你。

此致、
Jade

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    尊敬的 Jade:  

    感谢您的提问!  

    GaN 关断时所看到的实际放电时间是基于电机电流的 Coss + PCB 电容的放电时间。 FET 本身实际上处于关断状态、但 OUTx 电压在输出电容放电(对于从相位流出并关断高侧的电流)时保持高电平的时间更长、您会发现 OUTx 在关断时的压摆率取决于电机电流、因为此电流是输出电容的放电速率。 这种情况发生在两个 FET 都关断的高阻态期间、因此这种压摆实际上并不是 GaN FET 本身的压摆率、因为 FET 已关断。 如果您有任何问题、请告诉我!

    此致、

    Anthony Lodi